注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網絡信息系統(tǒng)EDA技術實用教程

EDA技術實用教程

EDA技術實用教程

定 價:¥33.00

作 者: 潘松、黃繼業(yè)
出版社: 科學出版社
叢編項: 21世紀高等院校教材
標 簽: 化學工業(yè)

ISBN: 9787030147905 出版時間: 2005-02-02 包裝: 平裝
開本: 16開 頁數: 405 字數:  

內容簡介

  本書根據課堂教學和實驗操作的要求,以提高實際工程設計能力為目的,深入淺出地對EDA技術及相關知識作了系統(tǒng)和完整的介紹,使讀者通過本書的學習并完成推薦的實驗,能初步了解和掌握EDA的基本內容及實用技術。全書共12章,包括四部分內容。第一部分對EDA的基本知識、常用的EDA工具使用方法和目標器件的結構原理做了介紹;第二部分以向導的形式和實例為主的方法介紹了三種不同的設計輸入方法;第三部分對VHDL的設計優(yōu)化做了介紹;第四部分詳述了基于EDA技術的典型設計項目。各章都安排了習題和針對性較強的實驗與設計。書中列舉的VHDL設計實例和實驗示例,都經由EDA工具編譯通過,并在EDA實驗系統(tǒng)上通過了硬件測試,可直接使用。本書可作為高等院校電子工程、通信、工業(yè)自動化、計算機應用技術、電子對抗、儀器儀表、數字信號或圖像處理等學科的本科生或研究生的電子設計或EDA課程的教材及實驗指導書,也可作為相關專業(yè)技術人員的自學參考書。

作者簡介

暫缺《EDA技術實用教程》作者簡介

圖書目錄

第1章 概述
1. 1 EDA技術及其發(fā)展
1. 2 EDA技術實現目標
1. 3 硬件描述語言VHDL
1. 4 VHDL綜合
1. 5 基于VHDL的自頂向下設計方法
1. 6 EDA與傳統(tǒng)電子設計方法的比較
1. 7 EDA的發(fā)展趨勢
習題
第2章 EDA設計流程及其工具
2. 1 FPGA/CPLD設計流程
2. 1. 1 設計輸入 原理圖/HDL文本編輯
2. 1. 2 綜合
2. 1. 3 適配
2. 1. 4 時序仿真與功能仿真
2. 1. 5 編程下載
2. 1. 6 硬件測試
2. 2 ASIC及其設計流程
2. 2. 1 ASIC設計方法
2. 2. 2 一般ASIC設計的流程
2. 3 常用EDA工具
2. 3. 1 設計輸入編輯器
2. 3. 2 HDL綜合器
2. 3. 3 仿真器
2. 3. 4 適配器 布局布線器
2. 3. 5 下載器 編程器
2. 4 MAX plusⅡ概述
2. 5 IP核
習題
第3章 FPGA/CPLD結構與應用
3. 1 概述
3. 1. 1 可編程邏輯器件的發(fā)展歷程
3. 1. 2 可編程邏輯器件的分類
3. 2 簡單PLD原理
3. 2. 1 電路符號表示
3. 2. 2 PROM
3. 2. 3 PLA
3. 2. 4 PAL
3. 2. 5GAL
3. 3 CPLD結構與工作原理
3. 4 FPGA結構與工作原理
3. 4. 1 查找表
3. 4. 2 FLEXl0K系列器件
3. 5 FPGA/CPLD測試技術
3. 5. 1 內部邏輯測試
3. 5. 2 JTAG邊界掃描測試
3. 5. 3 嵌入式邏輯分析儀
3. 6 FPGA/CPLD產品概述
3. 6. 1 Lattice公司CPLD器件系列
3. 6. 2 Xilinx公司的FPGA和CPLD器件系列
3. 6. 3 Altera公司FPGA和CPLD器件系列
3. 6. 4 Actel公司的FPGA器件系列
3. 6. 5 Altera公司的FPGA配置方式與器件系列
3. 7 CPLD和FPGA的編程與配置
3. 7. 1 CPLD的ISP方式編程
3. 7. 2 使用PC并行口配置即GA
3. 7. 3 使用專用配置器件配置即GA
3. 7. 4 使用單片機配置即GA
3. 7. 5 使用CPID配置FPGA
習題
實驗與設計
3-1 單片機或CPLD及EPROM配置FPGA電路設
第4章 VHDL設計初步
4. 1 多路選擇器VHDL描述
4. 1. 1 2選1多路選擇器的VHDL描述
4. 1. 2 VHDL相關語法說明
4. 1. 3 VHDL設計的基本概念和語句小節(jié)
4. 2 寄存器描述及其VHDL語言現象
4. 2. 1 D觸發(fā)器的VHDL描述
4. 2. 2 D觸發(fā)器VHDL描述的語言現象說明
4. 2. 3 實現時序電路的VHDL不同表達方式
4. 2. 4 異步時序電路設計
4. 3 1 位二進制全加器的VHDL設計
4. 3. 1 半加器描述和CASE語句
4. 3. 2 全加器描述和例化語句
4. 3. 3 VHDL設計基本概念和語言現象小節(jié)
4. 4 VHDL文本輸入設計方法初步
4. 4. 1 編輯輸入并保存VH L源文件
4. 4. 2 將當前設計設定為工程和選定目標器件
4. 4. 3 選擇VHDL文本編譯版本號和排錯
4. 4. 4 時序仿真
4. 4. 5 設計項目的其他信息和資源配置
4. 4. 6 引腳鎖定
4. 4. 7 編程下載和測試
4. 4. 8 設計流程歸納
4. 4. 9 MAX plusⅡ在Windows2000/XP上的安裝設置
習題
實驗與設計
4-1 簡單組合電路的設計
4-2 簡單時序電路的設計
第5章 VHDL設計進階
5. 1 4位加法計數器的VHDL描述
5. 1. 1 4位加法計數器
5. 1. 2 整數. 自然數和正整數數據類型
5. 1. 3 4位加法計數器的另一種表達方式
5. 2 不同工作方式的時序電路設計
5. 2. 1 相關語法
5. 2. 2 帶有復位和時鐘使能的十進制計數器
5. 2. 3 帶有并行置位的移位寄存器
5. 3 數據對象DATAOBJECTS
5. 3. 1 常數 CONSTANT
5. 3. 2 變量 VARIABLE
5. 3. 3 信號 SIGNAL
5. 3. 4 進程中的信號與變量賦值語句
5. 4 雙向電路和三態(tài)控制電路設計
5. 4. 1 三態(tài)門設計
5. 4. 2 雙向端口設計
5. 4. 3 三態(tài)總線電路設計
5. 4. 4 順序條件語句IF語句
5. 5 進程語句結構
5. 5. 1 進程語句格式
5. 5. 2 PROCESS組成
5. 5. 3 進程要點
5. 6 仿真延時
5. 6. 1 固有延時
5. 6. 2 傳輸延時
5. 6. 3 仿真
習題
實驗與設計
5-1 設計含異步清零和同步時鐘使能的加法計數器
5-2 7段數碼顯示譯碼器設計
5-3 8位數碼掃描顯示電路設計
5-4 數控分頻器的設計
5-5 8位十六進制頻率計設計
5-6 32位并進/并出移位寄存器設計
第6章 原理圖輸入設計方法
6. 1 原理圖方式設計初步
6. 2 較復雜電路的原理圖設計
6. 2. 1 設計有時鐘使能的2位十進制計數器
6. 2. 2 頻率計主結構電路設計
6. 2. 3 測頻時序控制電路設計
6. 2. 4 頻率計頂層電路設計
6. 3 參數可設置LPM宏功能塊應用
6. 3. 1 基于LPM COUNTER的數控分頻器設計
6. 3. 2 基于LPM ROM的4位乘法器設計
6. 4 波形輸入設計方法
習題
實驗與設計
6-1 用原理圖輸入法設計8位全加器
6-2 用原理圖輸入法設計較復雜數字系統(tǒng)
6-3 LPM模塊使用
第7章 有限狀態(tài)機設計與LPM應用
7. 1 一般有限狀態(tài)機的設計
7. 1. 1 用戶自定義數據類型定義語句
7. 1. 2 為什么要使用狀態(tài)機
7. 1. 3 一般有限狀態(tài)機的設計
7. 2 Moore型有限狀態(tài)機的設計
7. 2. 1 多進程有限狀態(tài)機
7. 2. 2 單進程Moore型有限狀態(tài)機
7. 3 Mealy型有限狀態(tài)機的設計
7. 4 狀態(tài)編碼
7. 4. 1 狀態(tài)位直接輸出型編碼
7. 4. 2 順序編碼
7. 4. 3 一位熱碼編碼 One-HotEncoding
7. 5 狀態(tài)機剩余狀態(tài)處理
7. 6 LPM模塊的VHDL文本方式調用
7. 6. 1 A/D采樣系統(tǒng)頂層電路設計
7. 6. 2 編輯定制LPM RAM模塊
7. 6. 3 雙口RAM定制
7. 6. 4 正弦信號發(fā)生器設計與LPMROM定制
7. 6. 5 編輯定制LPM FIFO模塊
7. 6. 6 LPM FIFO定制文件的仿真測試
習題
實驗與設計
7-1 用狀態(tài)機實現序列檢測器的電路設計
7-2 用狀態(tài)機實現對ADC0809的采樣控制電路
7-3 波形發(fā)生與掃頻信號發(fā)生器電路設計
7-4 簡易存儲示波器設計
7-5 用比較器和D/A器件實現A/D轉換功能的電路設計
第8章 VHDL結構與要素
8. 1 實體
8. 1. 1 實體語句結構
8. 1. 2 GENERIC類屬說明語句
8. 1. 3 類屬映射語句
8. 1. 4 PORT 端口 說明
8. 2 結構體
8. 3 子程序
8. 3. 1 函數 FUNCTION
8. 3. 2 重載函數 OVERLOAl EDFUNCTION
8. 3. 3 過程 PROCEDURE
8. 3. 4 重載過程 OVERLOADEDPROCEDURE
8. 4 VHDL庫
8. 4. 1 庫的種類
8. 4. 2 庫的用法
8. 5 VHDL程序包
8. 6 配置
8. 7 VI-IDL文字規(guī)則
8. 7. 1 數字
8. 7. 2 字符串
8. 7. 3 標識符
8. 7. 4 下標名
8. 8 數據類型
8. 8. 1 VHDL的預定義數據類型
8. 8. 2 IEEE預定義標準邏輯位與矢量
8. 8. 3 其他預定義標準數據類型
8. 8. 4 數組類型
8. 9 VHDL操作符
8. 9. 1 邏輯操作符
8. 9. 2 關系操作符
8. 9. 3 算術操作符
習題
實驗與設計
8-1 移位相加8位硬件乘法器電路設計
8-2 樂曲硬件演奏電路設計
8-3 乒乓球游戲電路設計
第9章 VHDL基本語句
9. 1 順序語句
9. 1. 1 賦值語句
9. 1. 2 IF語句
9. 1. 3 CASE語句
9. 1. 4 LOOP語句
9. 1. 5 NEXT語句
9. 1. 6 EXIT語句
9. 1. 7 WAIT語句
9. 1. 8 子程序調用語句
9. 1. 9 返回語句 RETURN
9. 1. 10 空操作語句 NULL
9. 2 VHDL并行語句
9. 2. 1 并行信號賦值語句
9. 2. 2 塊語句
9. 2. 3 并行過程調用語句
9. 2. 4 元件例化語句
9. 2. 5 生成語句
9. 3 屬性描述與定義語句
習題
實驗與設計
9-1 VGA彩條信號顯示控制器設計
9-2 VGA圖像顯示控制器設計
9-3 循環(huán)冗余校驗 CRC 模塊設計
9-4 EDA技術在步進電機細分驅動控制中的應用
9-5 直流電機PWM控制的PPGA實現
第10章 設計優(yōu)化和設計方法
10. 1 面積優(yōu)化
10. 1. 1 資源共享
10. 1. 2 邏輯優(yōu)化
10. 1. 3 串行化
10. 2 速度優(yōu)化
10. 2. 1 流水線設計
10. 2. 2 寄存器配平
10. 2. 3 關鍵路徑法
10. 3 使用MAX plusⅡ優(yōu)化設計
10. 3. 1 全局邏輯綜合選項
10. 3. 2 時間需求選項
10. 3. 3 打包
10. 3. 4 局部邏輯綜合選項
10. 3. 5 探針的使用
10. 4 其他設置
10. 4. 1 Slow Slew Rate設置
10. 4. 2 PPGA配置器件設置與編程
10. 4. 3 編程文件轉換
10. 4. 4 手工分配邏輯宏單元LC
習題
實驗與設計
10-1 采用流水線技術設計高速數字相關器
10-2 線性反饋移位寄存器 LFSR 設計
10-3 直接數字式頻率合成器 DDS 設計
10-4 數控移相正弦信號發(fā)生器設計
第11章 EDA工具軟件接口
11. 1 EDA軟件接口流程
11. 2 Synplify與MAX plusⅡ的接口
11. 3 ModelSim與MAX plusⅡ的接口
習題
實驗與設計
11-1 EDA工具接口實驗
11-2 采用高速ADCTLC5510的簡易存儲示波器設計
第12章 電子系統(tǒng)設計實踐
12. 1 等精度頻率計設計
12. 1. 1 主系統(tǒng)組成
12. 1. 2 測頻原理
12. 1. 3 FPGA/CPLD開發(fā)的VHDL設計
12. 1. 4 測試與設計步驟
12. 1. 5 相位測試
12. 2 使用IPCore設計FIR濾波器
習題
實驗與設計
12-1 多功能測試儀設計
12-2 FIR濾波器設計
附錄
附錄1 部分習題參考答案
附錄2 EDA實驗開發(fā)系統(tǒng)使用介紹
主要參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網 www.stefanvlieger.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號