注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無線電電子學(xué)、電信技術(shù)NAND閃存技術(shù)

NAND閃存技術(shù)

NAND閃存技術(shù)

定 價(jià):¥139.00

作 者: [日] 有留誠(chéng)一
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買這本書可以去


ISBN: 9787111773481 出版時(shí)間: 2025-03-01 包裝: 平裝-膠訂
開本: 16開 頁數(shù): 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《NAND閃存技術(shù)》討論了基本和先進(jìn)的NAND閃存技術(shù),包括NAND閃存的原理、存儲(chǔ)單元技術(shù)、多比特位單元技術(shù)、存儲(chǔ)單元的微縮挑戰(zhàn)、可靠性和作為未來技術(shù)的3D單元。第1章描述了NAND閃存的背景和早期歷史。第2章描述了器件的基本結(jié)構(gòu)和操作。接下來,第3章討論了以微縮為重點(diǎn)的存儲(chǔ)單元技術(shù),并且第4章介紹了多電平存儲(chǔ)單元的先進(jìn)操作。第5章討論了微縮的物理限制。第6章描述了NAND閃存的可靠性。第7章研究了3D NAND閃存單元,并討論了結(jié)構(gòu)、工藝、操作、可擴(kuò)展性和性能方面的優(yōu)缺點(diǎn)。第8章討論了3D NAND閃存面臨的挑戰(zhàn)。最后,第9章總結(jié)并描述了未來NAND閃存的技術(shù)和市場(chǎng)前景?!禢AND閃存技術(shù)》適合從事NAND閃存或SSD(固態(tài)硬盤)和閃存系統(tǒng)開發(fā)的工程師、研究人員和設(shè)計(jì)人員閱讀,也可供高等院校集成電路、微電子、電子技術(shù)等專業(yè)的師生參考。

作者簡(jiǎn)介

  Seiichi Aritome從2009年到2014年擔(dān)任韓國(guó)利川市SK海力士公司的高級(jí)研究員。他在多個(gè)國(guó)家的多家公司為NAND閃存技術(shù)做出了超過27年的貢獻(xiàn)。他曾在中國(guó)臺(tái)灣省的力晶半導(dǎo)體公司擔(dān)任項(xiàng)目主管,在美國(guó)愛達(dá)荷州的美光科技公司擔(dān)任高級(jí)工藝可靠性工程師,在日本川崎市的東芝公司擔(dān)任首席專家。他畢業(yè)于日本廣島大學(xué)高等物質(zhì)科學(xué)研究生院,獲博士學(xué)位。他是IEEE會(huì)士(Fellow) 和IEEE電子器件學(xué)會(huì)( Electron Device Society)的成員。

圖書目錄

目 錄
譯者序
原書序
原書前言
致謝
作者簡(jiǎn)介
第1章 引言1
1.1 背景1
1.2 概述6
參考文獻(xiàn)8
第2章 NAND閃存原理14
2.1 NAND閃存器件與結(jié)構(gòu)14
2.1.1 NAND閃存單元結(jié)構(gòu)14
2.1.2 外圍器件16
2.2 單元操作17
2.2.1 讀操作17
2.2.2 編程和擦除操作18
2.2.3 編程和擦除的動(dòng)力學(xué)過程23
2.2.4 編程升壓操作26
2.3 多電平單元(MLC)28
2.3.1 單元閾值電壓設(shè)置28
參考文獻(xiàn)29
第3章 NAND閃存器件31
3.1 引言31
3.2 LOCOS單元33
3.2.1 常規(guī)LOCOS單元33
3.2.2 先進(jìn)LOCOS單元34
3.2.3 隔離技術(shù)35
3.2.4 可靠性38
3.3 帶浮柵翼的自對(duì)準(zhǔn)STI單元40
3.3.1 自對(duì)準(zhǔn)STI單元結(jié)構(gòu)40
3.3.2 制備工藝流程40
3.3.3 帶浮柵翼的自對(duì)準(zhǔn)STI單元的特性44
3.3.4 外圍器件特性47
3.4 無浮柵翼的自對(duì)準(zhǔn)STI單元49
3.4.1 自對(duì)準(zhǔn)STI單元結(jié)構(gòu)49
3.4.2 制備工藝流程51
3.4.3 STI技術(shù)52
3.4.4 自對(duì)準(zhǔn)STI單元的特性53
3.5 平面浮柵單元55
3.5.1 結(jié)構(gòu)優(yōu)勢(shì)55
3.5.2 電學(xué)特性56
3.6 側(cè)壁傳輸晶體管(SWATT)單元58
3.6.1 SWATT單元概念58
3.6.2 制備工藝60
3.6.3 電學(xué)特性62
3.7 NAND閃存的先進(jìn)技術(shù)65
3.7.1 虛擬字線65
3.7.2 p型浮柵69
參考文獻(xiàn)75
第4章 多電平單元的先進(jìn)操作79
4.1 引言79
4.2 緊湊Vth分布寬度的編程操作79
4.2.1 單元Vth設(shè)置79
4.2.2 增量步進(jìn)脈沖編程(ISPP)81
4.2.3 逐位驗(yàn)證操作83
4.2.4 兩步驗(yàn)證方案84
4.2.5 頁編程中的偽通過方案86
4.3 頁編程序列88
4.3.1 原始頁編程方案88
4.3.2 新的頁編程方案(一)90
4.3.3 新的頁編程方案(二)92
4.3.4 全位線(ABL)架構(gòu)93
4.4 TLC(3比特位/單元)95
4.5 QLC(4比特位/單元)99
4.6 三電平(1.5比特位/單元)NAND閃存101
4.7 移動(dòng)讀算法103
參考文獻(xiàn)104
第5章 NAND閃存單元微縮面臨的挑戰(zhàn)109
5.1 引言109
5.2 讀窗口裕度(RWM)110
5.2.1 RWM的假設(shè)條件110
5.2.2 編程態(tài)Vth分布寬度114
5.2.3 Vth窗口116
5.2.4 RWM118
5.2.5 RWM中Vth設(shè)置的依賴性118
5.3 浮柵電容耦合干擾119
5.3.1 浮柵電容耦合干擾模型120
5.3.2 溝道直接耦合122
5.3.3 源漏耦合124
5.3.4 空氣隙和低k材料126
5.4 編程電子注入展寬(EIS)129
5.4.1 編程EIS理論129
5.4.2 浮柵低摻雜效應(yīng)133
5.5 隨機(jī)電報(bào)信號(hào)噪聲(RTN)136
5.5.1 閃存單元中的RTN136
5.5.2 RTN的微縮趨勢(shì)139
5.6 單元結(jié)構(gòu)挑戰(zhàn)143
5.7 高場(chǎng)限制144
5.8 少電子現(xiàn)象147
5.9 光刻工藝限制149
5.10 變化性效應(yīng)151
5.11 微縮對(duì)數(shù)據(jù)保持的影響153
5.12 小結(jié)155
參考文獻(xiàn)156
第6章 NAND閃存的可靠性163
6.1 引言163
6.2 編程/擦除循環(huán)耐久和數(shù)據(jù)保持165
6.2.1 編程/擦除方案165
6.2.2 編程/擦除循環(huán)耐久167
6.2.3 數(shù)據(jù)保持特性169
6.3 編程/擦除循環(huán)耐久和數(shù)據(jù)保持的特性分析175
6.3.1 編程/擦除循環(huán)退化175
6.3.2 應(yīng)力誘導(dǎo)漏電流(SILC)180
6.3.3 NAND閃存產(chǎn)品中的數(shù)據(jù)保持183
6.3.4 分散式循環(huán)測(cè)試185
6.4 讀干擾187
6.4.1 編程/擦除方案的依賴性187
6.4.2 脫阱和SILC191
6.4.3 NAND閃存產(chǎn)品中的讀干擾194
6.4.4 讀干擾中的熱載流子注入機(jī)制196
6.5 編程干擾198
6.5.1 自升壓模型198
6.5.2 熱載流子注入機(jī)制202
6.5.3 溝道耦合206
6.6 不穩(wěn)定的過度編程208
6.7 閾值電壓的負(fù)向偏移現(xiàn)象211
6.7.1 背景和實(shí)驗(yàn)211
6.7.2 閾值電壓負(fù)向偏移212
6.7.3 編程速度和受害單元的閾值電壓依賴性213
6.7.4 編程條件下的載流子分離217
6.7.5 模型219
6.8 小結(jié)220
參考文獻(xiàn)222
第7章 3D NAND閃存單元229
7.1 背景229
7.2 BiCS/P-BiCS231
7.2.1 BiCS的概念231
7.2.2 BiCS制備工藝流程233
7.2.3 電學(xué)特性234
7.2.4 管形BiCS239
7.3 TCAT/V-NAND243
7.3.1 TCAT結(jié)構(gòu)和制備工藝流程243
7.3.2 電學(xué)特性246
7.3.3 128Gbit MLC NAND閃存247
7.3.4 128Gbit TLC V-NAND閃存249
7.4 SMArT251
7.4.1 SMArT結(jié)構(gòu)的先進(jìn)性251
7.4.2 電學(xué)特性253
7.5 VG-NAND254
7.5.1 VG-NAND的結(jié)構(gòu)和制備工藝流程254
7.5.2 電學(xué)特性256
7.6 DC-SF單元259
7.6.1 電荷陷阱型3D單元的問題259
7.6.2 DC-SF NAND閃存單元259
7.6.3 結(jié)果和討論264
7.6.4 微縮能力266
7.7 先進(jìn)DC-SF單元267
7.7.1 DC-SF單元上的改進(jìn)267
7.7.2 MCGL工藝268
7.7.3 新的讀方案268
7.7.4 新的編程方案274
7.7.5 可靠性276
參考文獻(xiàn)277
第8章 3D NAND閃存面臨的挑戰(zhàn)282
8.1 引言282
8.2 3D NAND單元的比較283
8.3 數(shù)據(jù)保持286
8.3.1 快速初始電荷損失286
8.3.2 溫度依賴性288
8.4 編程干擾289
8.4.1 新的編程干擾模式289
8.4.2 編程干擾的分析290
8.5 字線RC延遲295
8.6 單元電路波動(dòng)297
8.6.1 傳導(dǎo)機(jī)理297
8.6.2 VG依賴性301
8.6.3 RTN303
8.6.4 “通心粉”溝道的背端陷阱305
8.6.5 激光熱退火309
8.7 堆疊單元數(shù)量310
8.8 陣列下外圍電路312
8.9 功耗314
8.10 3D NA

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.stefanvlieger.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)